数电试题库试卷9
一、填空(每空1分,共15分):
1.(71.5)10 =()2 =(16
=(8421BCD 码 。
2.十进制数-13反码为 3. D 触发器的特性方程为。
4.最基本的逻辑门电路是、、。 5. A/D转换过程要经过、保持、 四个步骤完成。
6.三个D 触发器构成计数器,最多有效状态为若要成十进制计数器,则需要 个触发器,它的无效状态有 个。
二、判断题:(每小题1分,共10分)
( B )1.PAL 逻辑器件的与阵列和或阵列均可编程。 ( B )2.8421BCD 码 = 余3码-1100 。
( A )3.TTL 反相器输入端悬空时,输入端相当于接高电平。 ( A )4.一个模十的计数器也是一个十分频器。 ( B )5.OD 门和三态门均可实现“线与”功能。 ( B )6.计数器和数字比较器同属于时序逻辑电路。 ( A )7.数码寄存器必须是同步的时序逻辑电路。 ( B )8.将N 个触发器可构成N 进制的扭环形计数器。 (B )9.N 进制编码器的输入与输出端数目满足n —2n 关系。
- 1 -
( A )10.ROM 是只读存储器的简称。
三、选择题:(每小题1分,共10分)
1.可编程逻辑阵列PLA 中,PLA 的与阵列是( A ),或阵列是( A )。 (A )可编程 (B )固定 (C )不确定
2.已知某二变量输入逻辑门的输入 A 、B 及输出Y 的波形如下,试判断其为何种逻辑门的功能。( C ) (A )与非门; (B )或非门; (C )与门; (D )异或门。
Y
3.十六路数据选择器应有( B )选择控制端。
(A )2; (B )4; (C )6 ; (D )8。
4.如右图真值表,B 、C 为输入变量,则输入与输出变量是( A )。
(A )异或门;(B )同或门;(C )或非门。 5.如右图电路所示,其逻辑功能是( C )。 (A )计数器; (B )右移移位寄存器; (C )左移移位寄存器。
6.如右图所示CMOS 电路,其逻辑功能是( A ) 。
- 2 -
Q 0Q 0
a )
(A )CMOS 与非门; (B )CMOS 或非门; (C )CMOS 异或门。
7.有一计数器,其状态转换图如下所示,则该计数器( A )。 (A )能自启动; (B )不能自启动; (C )不好判断。
8.有门电路如右图所示,则其输出Z 的逻辑表达式为( C )。 (A )Z=(AB )'; (B )Z=(A+B)'; (C )Z=0。
9.下列所示触发器中属上降沿触发的是( B )。
(A ) (B ) (C ) 10.在逻辑代数式F=A ⊕B 中,若B=0,则F=( A )。 (A )F=A ;
- 3 -
(B )F=A'; (C )F=0。
四、化简(每小题5分,共15分)
1.求逻辑函数F= A′ B+(A+B′)C+BCD′ 的最简与非式; 2.求逻辑函数F=AB′ +A′C(B+C′ D )的最小项之和形式;
3.求逻辑函数Y=∑m(0,2,3,5,7,8,10,11,13,15)的最简与或式。
五、按要求将所给部件连接成相应的电路。(每小题5分,共20分) 1.用置零法将同步十进制计数器74LS160芯片构成七进制计数器。
2.试用D 触发器接成T '触发器。
3.用右图的555定时器接成单稳态触发电路。
4八选一数据选择器CT54LS151实现。
F=ABC+ABC+AB
A B C
六、分析下列电路的逻辑功能。(每小题6分,共30分) 1.写出如下组合逻辑电路输出的最简与或式:
2.已知逻辑函数S i 和C i 的真值表如表1所示,试写出S i 和C i 的逻辑表达式。 表1
- 6 -
3.有一逻辑电路如下图所示,试写出其输出逻辑表达式。
4.如下电路是由两片同步4位二进制计数器74LS163组成的计数器,试分析这是几进制的计数器。
- 7 -
5.由74LS153组成的逻辑电路如下图所示,试写出其最简与或式。
( a )
BC ·0(D 0=0)
B C
A BC 01
00
B (D
- 8 -