实验3 加法器功能测试及设计
实验3 加法器功能测试及设计
专业:通信工程 学号:2012119032 姓名:余海东
一. 实验目的
1. 掌握全加器的工作原理,逻辑功能及应用。 2. 了解多种加法器型号的选择及功能。
二. 实验仪器设备与主要器件。
试验箱一个;双踪示波器一个;稳压电源一台。1
四台二进制超前进位加法器74LS283,74HC283; 中国音响类四位超前进位全加器CD408;74LS00;74LS408;74LS32。
三.实验原理
全加器是中规模组合逻辑器件,可实现二进制数据的加法运算,是计算机中运算单元电路。一位加法器有三个输入端,被加数,加数及低一位想本位的进位,有两个输出端,即相加的和以及向高一位的进位输出。全加器的真值表如2-3-1所示。
加法器在数据通路的应用中非常广泛,在各种电路中也有着广泛的应用。
四.实验内容
(1)全加器真值表,验证74LS283的逻辑功能;观察实验现象分析用4位全加器完成一位全加器或两位,三位全加器相加时电路应如何链接?进位输出的位置是否在C0处显示,将结果填入表中;
仿真图
(2)设计电路,完成一位全加器的十进制数的运算,实现2+3=?,4+6=?,7+9=? 并用数码管显示结果。画出完整的电路图并记录数据:
2.5 V
(3)按图链接B/BCD码转换电路,将试验结果填入自拟表中,分析数据是否符合要求。然后按图2-3-6链接BCD 加法电路,用数码管显示结果,观察是否符合要求;
自拟表(B/BCD码转换电路)
仿真图
结果符合要求
(4)设计一个将BCD 码的8421码转换成余3码的电路,写出真值表即表达式,画出电路图。调试电路,观察输入与输出是否符合要求? 真值表
表达式:Y=X+0011
仿真图 符合要求