超低功耗集成电路技术
中国科学:信息科学2012年第42卷第12期:1544–1558
www.scichina.cominfo.scichina.com
中国科学院学部科学与技术前沿论坛
微纳电子专刊
超低功耗集成电路技术
张兴∗,杜刚,王源,刘晓彦
北京大学微电子学研究院,北京100871*通信作者.E-mail:[email protected]
收稿日期:2012–08–13;接受日期:2012–09–30
国家重点基础研究发展计划(批准号:2011CBA00600)资助项目
摘要集成电路技术遵循摩尔定律发展进入了纳米尺度,功耗带来的挑战日益突出,已经成为制约集成电路发展的瓶颈问题.微电子技术的发展已经进入了“功耗限制”的时代,功耗成为集成电路设计和制备中的核心问题.降低功耗有可能替代原来提高集成度、缩小器件尺寸成为未来集成电路发展的驱动力.低功耗集成电路的实现是一项综合的工程,需要同时考虑器件、电路和系统的功耗优化,需要在性能和功耗之间进行折中.随着集成电路进入纳米尺度,适于低功耗应用的CMOS技术平台由于MOSFET泄漏导致的电流增大、寄生效应严重等问题愈发突出.目前的许多低功耗技术成为了“治标”的解决方案,难以从根本上解决集成电路发展中遇到的“功耗限制”问题,一定程度上影响了纳米尺度集成电路的可持续发展.本文在深入分析影响集成电路功耗的各个方面的基础上,介绍了超低功耗集成电路的工艺、器件结构以及设计技术.关键词
微电子器件集成电路设计集成电路工艺功耗分析低功耗
1引言
近50年来,硅基集成电路技术一直沿着摩尔定律高速发展.根据2011年国际半导体技术发展蓝图(ITRS)的预测,目前这种发展趋势至少可以持续到2026年,其器件的特征尺寸将缩小至6nm[1].因此,在未来的较长一段时期内,硅基集成电路仍将是微电子技术的主流.传统集成电路设计,以更小的面积、更快的速度完成运算任务是不懈努力的目标.然而随着硅基集成电路技术发展到纳米尺度,面积与时间已经不再是集成电路设计中需要考虑的唯一目标,功耗带来的挑战日益突出,已经成为制约集成电路发展的瓶颈问题[2,3].在诸如手持和便携设备等产品中,功耗指标甚至成为第一要素.例如,苹果公司iPhone4S手机的双核A5处理器和三星公司GalaxyS3手机的四核Exynos4412处理器均基于ARM多核、超低功耗架构Cortex-A9,分别使用45nm和32nm工艺,主频为1GHz和1.4GHz.这是由于一方面大多数便携式设备均采用电池供电,其核心集成电路的功耗成为决定其使用时间的关键因素,这对集成电路设计提出了苛刻的功耗要求.另一方面,SoC技术的发展使得所有的处理部件集成到单个芯片成为可能,这些处理部件可以包括多个不同的处理器核,不同的功能模块,以及存储单元甚至模拟单元.如此众多的处理部件,其功耗会全部转化成热能,使芯片工作温度升高,加剧硅失效,导致可靠性下降.因此,微电子技术的发展已经进入了“功耗限制”的时代,功耗成为集
VDD
Dynamiccharging current
In
Dynamicshort-circuitcurrentStaticleakagecurrent
GND
Out
Cload
图1
Figure1
CMOS集成电路功耗示意图
TheschematicdiagramofCMOSICpowerconsumption
成电路设计和制备中的核心问题.降低功耗有可能替代原来提高集成度、缩小器件尺寸成为未来集成电路发展的驱动力.
低功耗集成电路的实现是一项综合的工程,需要同时考虑器件、电路和系统的功耗优化,需要在性能和功耗之间进行折中.目前国际先进的芯片低功耗解决方案大多基于硅基CMOS技术,从系统实现方法、体系架构设计、功耗管理技术、电路结构直至CMOS器件材料、结构与工艺进行多角度、多层次的综合优化和折中,其中多核技术和高K/金属栅结构等的应用是当代低功耗集成电路解决方案的一些核心技术.但是随着集成电路进入纳米尺度,适于低功耗应用的CMOS技术平台由于MOSFET泄漏导致的电流增大、寄生效应严重等问题愈发突出,目前的许多低功耗技术成为了“治标”的解决方案,难以从根本上解决集成电路发展中遇到的“功耗限制”问题,一定程度上影响了纳米尺度集成电路的可持续发展.本文在深入分析影响集成电路功耗的各个方面的基础上,介绍了超低功耗集成电路的工艺、器件结构以及设计技术.
2集成电路的功耗分析
CMOS集成电路的功耗一般包括动态功耗、静态功耗和短路功耗3部分,如图1所示.
总功耗可以表示为
2
P=PD+PSC+PS=αCLVDDf+ISCVDD+IleakVDD,
(1)
其中,PD是动态功耗,是电路在开关过程中对负载电容充放电所消耗的功耗,与电源电压VDD、负载
电容CL、工作频率f和开关活动率α相关.PSC是短路功耗,也叫直通功耗,由于电路的输入波形不是理想方波,存在上升边和下降边,因此在输入电平处于VTN至VDD+VTP这段范围内,会使CMOS电路中的PMOS和NMOS晶体管都导通,产生从电源到地的短路电流ISC,从而引起开关过程中的附加短路功耗.短路功耗与(VDD−2VT)有强烈依赖关系.对于一定的电源电压,增大阈值电压VT有助于减小短路功耗.PS是静态功耗,也叫泄漏功耗.理想情况下CMOS电路的静态功耗是零,因为在稳态下或者NMOS晶体管截止,或者PMOS晶体管截止,电路不存在直流导通电流.但是实际上CMOS电路的静态功耗不为零,因为处于截止态的MOS晶体管存在泄漏电流Ileak,形成电路在稳态下的直
1545
表1
Table1
Yearofproduction
ITRS2011中的功耗趋势
ThepowerconsumptiontendsinITRS2011
[1**********]70.870.700.90100510
[1**********]20.820.650.84100510
201618.915.31617.50.770.610.78100510
20181512.813.114.10.730.570.72100510
202011.910.610.811.40.680.530.67100510
20229.58.98.99.20.660.490.63100510
20247.57.47.37.40.610.460.59100510
202665.95.85.90.570.430.54100510
MPU/ASICMetal1(M1)1/2Pitch(nm)LgMPUphysicalgatelengthforHP(nm)LgMPUphysicalgatelengthforLOP(nm)LgMPUphysicalgatelengthforLSTP(nm)
Powersupplyvoltage(V)Vdd(HP,Bulk/FDSOI/MG)(V)
Vdd(LOP,Bulk/FDSOI/MG)(V)Vdd(LSTP,Bulk/FDSOI/MG)(V)
Isd,leakBulk/UTBFD/MGIsdleak(HP)(nA/µm)
Isd,leak(LOP)(nA/µm)Isd,leak(LSTP)(pA/µm)
流电流,引起静态功耗.对于纳米尺度的CMOS器件,泄漏电流主要包括:亚阈值电流IST、源/漏区pn结反向电流Ij、栅–漏覆盖区的氧化层隧道电流Ig、栅感应的漏极泄漏电流IGIDL以及源–漏穿通电流IPT等.
由式(1)可以看出,集成电路总的功耗涉及到很多因素,如跳变因子、负载电容、电源电压、工作频率、阈值电压以及器件尺寸等.低功耗设计就是从这些基本因素出发,在设计的各个阶段综合运用不同的策略以消除或降低诸因素对功耗的影响,以取得更好的低功耗效果.
3纳米尺度工艺的功耗趋势
通常对于CMOS电路,静态功耗与动态功耗相比可以忽略不计,但随着器件特征尺寸进入纳米尺度,静态功耗会变得越来越严重.在亚微米尺度时,人们一般通过降低每个工艺节点的工作电压来控制总功耗的增长速率.但是随着电源电压的不断下降,CMOS器件的泄漏电流呈指数增长.研究表明,在90nm以下工艺中,由于泄漏电流的增加,静态功耗在某些设计中己经占整个电路功耗的42%以上.可以预期在达到最小的可制造尺寸之前,集成电路就会首先面临功耗的限制问题.同时,集成电路的速度和功耗一直是一对矛盾,提高速度往往意味着将消耗更多的能量,高性能与低功耗难以兼得,目前解决的办法只能是根据电子系统的应用,在速度和功耗之间进行折中,采用牺牲速度以获得低功耗,或是牺牲功耗以获得高速度(性能)的办法.例如根据ITRS2011的报告,将器件和工艺分成了高性能(HP)、低工作功耗(LOP)和低待机功耗(LSTP)3类,参见表1[1].近十年来,功耗带来的问题日益严重对于系统的散热、成本、可靠性乃至可持续发展提出了严峻的挑战.在纳米尺度的技术节点,超低功耗集成电路的实现是一项复杂的综合工程,需要同时考虑器件、电路和系统的功耗优化,提高它们的功耗效率,因此底层的逻辑/存储器件及相关工艺、芯片内部的局域互连和芯片间的全局互连以及超低功耗的设计方法学和热分布模型模拟预测成为超低功耗解决方案中的不可或缺的部分.比如在高性能应用领域,以Intel的Nehalem-EXCPU为例,采用45nm生产技术,引入了对抑制泄漏电流有非常重要作用的高K/金属栅工艺,它采用8核16线程的并行处理体系架构,集成了23亿个晶体管.采用的主要超低功耗技术有:①采用尽可能低的工作电压(0.85V
1546
的芯片核电压,0.9V缓存电压);②对非工作核实行休眠的栅控功耗技术;③动态供电/频率技术;④非关键晶体管采用长沟器件.其中高K/金属栅工艺的应用使得NMOS的栅泄漏电流减小25倍,PMOS的减小更高达1000倍.
4超低功耗集成电路的工艺及器件结构
超低功耗集成电路的实现需要从器件结构及电路设计多个层次进行努力.从常规机理的MOSFET器件结构优化方面主要的目标是通过材料、工艺及器件结构的优化降低器件泄漏电流,或者是在保持泄漏电流不变的情况下提高器件特性,从而降低无用功耗在电路总功耗中所占的比例.对于纳米尺度的MOS器件而言,泄漏电流主要包括栅–漏覆盖区的氧化层隧道电流Ig,栅感应的漏极泄漏电流IGIDL、亚阈值电流IST以及源/漏结反向电流Ij等.随着器件尺寸不断减小,为了有效抑制短沟效应,提高栅控能力,栅氧化层厚度需要持续减薄,超薄栅氧厚度会使栅隧穿泄漏电流指数增加,功耗增加.采用使用高K/金属栅技术可以增大栅介质的物理厚度,有效降低栅泄漏电流.源漏亚阈漏电与阈值电压有关,而且GIDL效应和穿通效应会分别在低栅压和较高漏压情况下导致较大的亚阈值漏电.亚阈值漏电增大的根本原因来自于栅控能力的下降,通过采用超薄体SOI器件、双栅器件、多栅/围栅器件则可以逐渐增强栅控能力,可有效降低源漏亚阈漏电,成为纳米尺度低功耗器件的良好选择.使用高迁移率的沟道材料是提高器件特性的一个有效途径.超低功耗器件结构的另一个研究热点是采用超低亚阈值斜率(SS)器件,如隧穿场效应晶体管(TFET)和悬栅MOSFET,利用其超陡亚阈值特性可以在超低功耗集成电路方面有很好的应用前景.接下来主要对高K/金属栅技术、高迁移率的沟道材料MOSFET、以及超低亚阈值斜率器件等方面的最新研究进展分别给与具体介绍.
4.1
高K/金属栅技术
随着MOSFET器件特征尺寸的缩小,栅氧化层物理厚度减小使得栅电流增加,成为一个主要的泄漏电流来源.针对这一问题,主要的解决方案是采用高K/金属栅技术.器件特征尺寸减小的同时,为了抑制器件短沟道效应,需要降低器件的等效栅氧化层厚度(EOT),增加栅对沟道的控制能力,而当栅氧化层物理厚度低于3nm时,直接隧穿效应变得显著,栅电流急剧增加,成为泄漏电流的一个主要来源,解决这个问题的最好办法就是采用高K材料作为栅介质层,使得EOT减小的同时栅介质层的物理厚度可以保持一个较大的值,从而抑制直接隧穿电流.为了消除多晶硅耗尽效应,在高K栅介质引入的同时,金属栅也被引入.Intel公司的45nm及32nm技术都采用了高K/金属栅技术.目前高K/金属栅技术的研究重点主要是需要通过工艺和材料优化进一步提高栅介质层的质量降低栅漏电[4],以及需要寻找具有更低电阻率且功函数可调工艺兼容性好的栅电极材料及集成工艺[5].Ragnarsson等[6]报道了可以在EOT为0.97nm栅压1V将栅电流控制在2µA/cm2以下的氧化铪栅介质工艺技术,可以满足将EOT降低至0.5nm的需要;而Kwon等[7]则实现了适于20nm及以下技术节点的低电阻率高填充质量的高K/金属栅技术后栅工艺.
4.2
高迁移率沟道材料
器件的开态电流与载流子的迁移率成正比,使用高迁移率材料提高器件的开态电流不仅对于高性能应用具有重要意义,对于超低功耗应用同样具有重要意义.开态电流的提高,意味着可以使用更高的器件阈值电压VT或者使用更低的工作电压就能获得相同的驱动电流.高的VT表明可以有更低的关
1547
[***********]100500−1.5
Drive current ID (µA/µm)
VG − Vth = −1.4 V
LG = 35 nm
VG − Vth = −1.0 V
Wfin = 50 nm
Transconductance Gm (µS/µm)
Control
30 nm GeTe liner50 nm GeTe liner
[***********]
51%
15010050
Control
30 nm GeTe liner50 nm GeTe liner
LG = 35 nmWfin = 50 nm
98%
VD = −1.2 V−1.5
−1.0−0.5Gate voltage VG (V)
[9]
[9]
−1.0−0.5Drain voltage VD (V)
0.0
0.0
图2
Figure2
使用碲化锗应力层后器件输出特性(a)与跨导(b)的提升
Theimprovementofdrivecurrent(a)andtransconductance(b)afterusingGeTeliner
态漏电流,静态功耗可以得到降低;工作电压的降低也带来功耗的下降.因此,高迁移率沟道材料技术也是超低功耗集成电路技术的重要研究内容.应变硅技术是目前已经得到广泛应用的一种提高沟道材料迁移率的技术[8,9],施加合适的应力可以导致材料能带改变,使载流子有效质量降低、散射下降,从而使迁移率得到提升.对于纳米尺度器件,由于高K/金属栅的使用以及多栅结构的引入,需要开发与之兼容的应力引入技术,在文献[9]中报道了使用碲化锗(GeTe)作为应力覆盖层的适于FINFET器件的应力技术.图2给出了使用该技术后器件输出特性及跨导的提升变化,可以看到器件特性得到明显提高,对于栅长35nm器件跨导的特性提升最大达到了98%.
提高沟道迁移率的更有效方式是使用高迁移率的材料作为沟道材料,根据已知半导体材料的特性,一个比较好的方案是使用锗(Ge)作为PMOSFET沟道材料,使用高电子迁移率的化合物半导体材料作为NMOSFET沟道材料[1].目前GeMOSFET和化合物半导体材料MOSFET已经成为研究热点,研究的重点是提高栅介质与高迁移率材料的界面特性以及开发与现有工艺兼容的工艺集成技术等[10∼20].近两年来GeMOSFET的P型器件性能也得到了很好的提升[14,15],化合物MOSFET方面锗锡(GeSn)成为了研究的热点[17∼19].高迁移率沟道材料的研究也与一些新结构器件研究相结合,比如接下来将要介绍的隧穿场效应晶体管[16].
4.3
超低亚阈值斜率器件
泄漏电流直接受器件亚阈值斜率(SS)的影响.对于MOS器件亚阈值斜率在室温下极限值为60mV/dec,这是造成纳米尺度器件动态功耗和泄漏功耗的重要因素.因此研究亚阈值斜率突破60mV/dec极限的新机制器件引起了广泛的关注.超低亚阈值斜率器件的研究方面,隧穿场效应晶体管(TFET)、悬栅MOSFET器件尤其受到青睐,它们分别采用量子力学隧穿、静电力等方法实现器件的导通,可以突破传统MOSFET常温下亚阈值斜率为60mV/dec的理论极限,降低器件亚阈值漏电,从而有效降低器件静态功耗,另一方面由于其超低的SS,使得阈值电压的物理最小极限值可以大大降低,可以使用超低工作电压,极大地降低功耗,因此在超低功耗应用领域具有很大潜力.悬栅
1548
10−3(b)10−6
IDS (A)
10−910−1210−15
5
VGB (V)
[22]
10
图3
Figure3
6端悬栅器件结构(a)及其转移特性曲线(b)
Thedevicestructure(a)andtransfercharacteristics(b)of6terminalmovablegateelectroderelaydevice
[22]
10Drain current IDS (A/µm)
−6
VDS = 1.00 V110 mV/dec
10−710−8
Drain current IDS (A/µm)
10−910−1010−1110−1210−1310−1410−15
−1.0
VDS = 0.10 V
Room temperature
10−71010
−8
−9
104 mV/dec
21 mV/dec
Previous TFET
[APL, 98(2011)083114]Improved TFET
00.5−0.5
Gate voltage VG (V)
1.0
114 mV/dec
116 mV/decPrevious TFETAPL
98(2011)083114Improved TFET
1.0
10−1010
−11
10−1210−13
−1.0
21 mV/dec
00.5−0.5
Gate voltage VG (V)
[23]
[23]
图4
Figure4
TFET晶体管的亚阈值特性
ThesubthresholdcharacterizationofTFETdevice
MOSFET器件
是利用静电力作用,通过施加的偏压对悬浮的栅极施加作用力,使得栅极发生机
械形变,与漏极连通或者断开,从而控制漏端回路的开启和关断,图3给出了一个6端悬栅器件结构及其转移特性曲线.由于悬栅器件的开启和关断转换非常陡直,其直通功耗非常小,同时其关态泄漏电流也非常低,静态功耗也很小,因此非常适用与超低功耗应用.目前其面临的主要挑战包括器件尺寸缩小、器件的疲劳特性以及可靠性等.
隧穿场效应晶体管[16,23∼27]主要是利用量子学隧穿效应做为控制电流的主要机制,使用栅压控制器件内部电势分布形状,从而影响隧穿发生条件,当条件满足时器件开启,当条件不满足时器件电流迅速下降关断,其转换的斜率不受常规MOSFET3/2KT的限制.
虽然人们很早就证明了TFET亚阈特性的优势,但硅基TFET突破常温60mV/dec的实验报道不多.另一方面,TFET的亚阈值斜率还是栅电压的强函数,随着栅压升高,器件的亚阈值特性趋于恶化.对于TFET来说,如何降低平均亚阈值斜率是一个难点问题.此外,由于开态电流主要由隧穿电流提供,受隧穿点面积的限制,与传统MOSFET相比,TFET的导通电流较小.如何在保证很低关态电流的同时,提高TFET的开态电流,以满足器件工作的要求是目前关注的一个热点.图4给出了
1549
[21,22]
VDD
ST
Sleep
HVT
VDDV
Low threshold moduleLVT
GND
LVT
图5
Figure5
MTCMOS技术示意图
TheschematicdiagramofMTCMOStechnology
采用InAs纳米线/硅异质结的TFET晶体管的亚阈值特性,VDS=0.1∼1V时,最小的亚阈值斜率SS=21mV/dec[23].目前TFT研究中涉及的器件结构通常利用的是pn结或异质结的带带隧穿(BTBT)效应[23∼29],也有使用金属半导体肖特基接触势垒隧穿效应[30∼32],涉及的材料包括了几乎所有的半导体材料类型[33∼35].当前TFT结构的研究重点是找到能在大的电流范围内保持超低亚阈值斜率的器件结构.
5
5.1
集成电路的低功耗设计技术
多阈值CMOS/功率门控技术
上文提到,随着工艺进入深亚微米和纳米尺度,由于泄漏电流的增加,静态功耗已经成为不可忽视的部分.降低静态功耗就是要降低泄漏电流,而亚阈值漏电流IST是主要的泄漏电流,其基本表达式如下:
VGS−VT
IST=I0exp,(2)
S/ln10其中,VGS是MOS器件的栅源偏置电压,VT是器件的阈值电压,I0是VGS=VT时器件的关态电流,S是亚阈值斜率.从降低功耗考虑,器件的阈值电压VT应该尽可能的大,但从电路工作速度考虑又希望尽量减小VT.为了解决速度和功耗的矛盾,基于多阈值CMOS(MTCMOS)的功率门控(powergating)技术逐渐在集成电路设计中被广泛采用[36∼38].MTCMOS技术是指在一个电路中用多个阈值电压来控制亚阈值电流,基本原理如图5所示.
对影响速度的关键路径器件采用低阈值电压(LVT)器件,称为低阈值模块.为了抑制低阈值模块的泄漏电流,在该模块和电源(或地)之间连接高阈值电压(HVT)器件,也被称为休眠管(ST).Sleep信号是低阈值模块是否工作的控制信号,当sleep=0时,ST管导通,此时该模块就跟电源(VDD)连接,ST的漏极相当于一个虚的电源(VDDV),低阈值模块处于工作状态.当sleep=1时,ST管断开,低阈值模块处于不工作状态,此时该模块就跟VDD断开,VDDV相当于悬空.由于ST的阈值电压较高,其泄漏电流较小,所以低阈值模块的泄漏电流被ST抑制,减小了电路的泄漏电流.功率门控技术
1550
WL
PL
PR
XL
QL
QR
XR
BL
NLNR
BR
[44]
图6基于DTMOS的低功耗六管SRAM单元
Figure6
6TsubthresholdDTMOSSRAM
[44]
正是基于MTCMOS,当设计中一些模块没有使用时,通过ST临时将其关断,降低了电路的静态功耗.功率门控技术按照ST管控制单元多少通常分为细粒度、中粒度和粗粒度3种.在细粒度功率门控中,设计者要在每个库单元和地之间放一个ST管.这种方法能精确实现对每个单元的控制,但消耗的面积太大.而且为了避免真正电源/地和虚拟电源/地之间过大的IR压降,ST管的尺寸都比较大.在粗粒度功率门控中,设计者要建立一个电源开关网络,它基本上是一组ST管,并行地将整个块打开或关闭.这一技术没有细粒度技术的面积问题,但很难在单元基础上作特性描述.中粒度功率门控技术则是一种折中,将整个芯片分为多个独立控制的分立电源域,功率门控单元将单独为各个域供电[38∼40].
5.2
动态阈值技术
随着集成电路特征尺寸的减小,电路的电源电压会不断减小.为了保证器件和电路速度,降低电源电压的同时一般需要降低阈值电压,但阈值电压降低又会带来器件泄漏电流的增加,而且噪声容限也会受到影响.对于纳米尺度的器件而言,电源电压降低到1V以下,器件阈值电压的设计会变得困难.动态阈值MOS(DTMOS)器件和衬底调制技术可以保证器件在工作时具有较低的阈值电压,在关断时阈值电压较高,从而较好地折中速度和功耗的矛盾,可实现超低压工作电路,这类技术不改变Foundry工艺,兼容性好,已有不少电路应用[41∼43].动态阈值可以通过衬底偏压来实现,对于NMOS器件,其阈值电压的表达式如下:
√√
VT=VT0+γ(FBS−F,
(3)
其中,VBS是MOS器件的衬源偏置电压,VT0是衬底偏压为零时的阈值电压,γ为体效应系数,φF为半导体的费米势.
由式(3)可以得知,当衬底加负偏压(VBS0)时,器件阈值电压减小.实现动态阈值的方法可以通过衬底单独偏置,进行衬底动态调制,改变阈值电压;也可以直接通过采用栅体短接实现DTMOS.将MOS管的体端和栅端连接在一起作为输入端,这样DTMOS中栅电压变化时,其阈值也发生变化.对比常规MOS器件,DTMOS当MOS管输入电压高时,不仅阈值电压在高栅压下会降低,而且该器件中垂直于沟道方向的电场会降低,可提高载流子迁移率,使得驱动电流大大提高;当输入电压低时,阈值电压相对较高,可保持较小的关态漏电流;而且器件可以拥有接近理想的亚阈值斜率.图6是一个基于DTMOS的可在亚阈区工作的六管SRAM单
1551
VDD
−VDDP-typecontrol
Vin
Vout
N-typecontrol
2VDD0
CL
图7采用自举控制电路的CMOS反相器电路
ThebootstrappedCMOSinverter
[49]
[49]
Figure7
元,其中PMOS管采用DTMOS.在90nm的工艺条件下,该电路可工作在135mV电压下,功耗只有0.13µW[44].
5.3
超低工作电压技术
从式(1)可以看到,降低电源电压是降低功耗的最直接的有效途径.理论上,理想MOS管允许的最小电源电压为[45]
VDD,min=2(ln2)kT/q=36mV(300K).
(4)
超低的电源电压对电路的功耗是有益的,但如何在较低的电源电压下保证足够的电流驱动能力是设计者面临的难题[46∼48].自举电路(bootstrap)作为一种超低工作电压下提高电路速度的技术逐渐被采用.图7给出了加入了自举电路的CMOS反相器电路[49],它分别包含了上拉和下拉自举控制模块驱动PMOS和NMOS的栅极.当电路不工作时,自举控制模块将PMOS和NMOS的栅压保持在VDD和0.当电路做驱动用时,控制模块将PMOS和NMOS的栅压置为VDD和2VDD,此时|VGS|=2VDD,有效地增加了驱动电流.自举控制电路不可避免的都会增加电容单元,电容单元的大小和最终自举获得的电压有直接关系,影响自举效率.如何在较小的面积下实现较高的自举效率是目前超低工作电压技术仍需研究解决的问题[50∼52].
超低电压工作的另一个途径是采用亚阈值工作电压CMOS逻辑技术[53∼58],虽然在通常的CMOS逻辑中栅压低于阈值被认为是关断,实际上处于亚阈值区的MOS器件其漏端电流ID与有效栅压之间是指数关系,因此相比零栅压时的电流,在亚阈值区工作的MOS器件还是能提供足够大的电流保证足够大的开关态电流比[54].将工作电压降为亚阈值范围,通过牺牲速度作为代价,获得的是功耗的极大降低.使用亚阈值工作器件的阈值电压可以设定为一个较高的阈值电压值,可以对纳米尺度工艺的器件特性涨落有更高的耐受度[56].亚阈值工作的另一个好处是单位器件宽度上NMOS和PMOS的开态电流是相同的,不需要通过加宽PMOS器件来实现NMOS和PMOS的匹配.
由于亚阈值工作对器件特性的要求与常规CMOS逻辑对器件特性要求并不相同,需要对器件结构进行有针对性地优化,Vitale等[58]提出了一种针对亚阈值工作优化的全耗尽SOI器件结构,如图8所示,经过优化后的器件结构更好的抑制了器件特性涨落.对于亚阈值工作CMOS技术需要解
1552
Poly-Sigate
Poly-Si
Widespacer
TiN
Extensions
Doped bodyUndoped body
Underlap
Standard FDSOI
(a)Subthreshold FDSOI
(b)
[58]
图8针对亚阈值工作优化的FDSOI器件结构(b)与常规FDSOI器件结构(a)对比
Figure8
ThecomparisonofsubthresholdFDSOI(b)andconventionalFDSOIdevice(a)[58]
决的挑战主要来自于电源电压下降后的电路噪声容限下降
5.4
[54]
,对电路的设计提出更高要求.
门控时钟技术
动态功率的三分之一到二分之一消耗在了芯片的时钟分配系统上.RTL级低功耗技术主要通过减少寄存器不希望的跳变(glitch)来降低功耗.这种跳变虽然对电路的逻辑功能没有负面的影响,但会导致跳变因子α的增加,从而导致功耗的增加.时钟门控技术可以说是当前最有效的减少glitch的方法,可以减少30%∼40%的功耗[59∼62].它的基本原理就是通过关闭芯片上暂时用不到的功能和它的时钟,从而实现节省电流消耗的目的.时钟门控技术可以作用于局部电路或一个模块,也可以作用于整个电路.作用范围越大,功耗减少越显著.为了进一步减小功耗,可以采用多级门控时钟.在多级门控时钟技术中,一个门控单元可以驱动其他一个或一组门控单元,通过分级减少了门控单元的数目.
5.5
能量回收技术
电路工作时,从电源获取能量.通常这些能量只能被使用一次.前面提到的动态阈值、超陡亚阈值斜率和门控时钟等技术,都只是针对如何降低能量单次使用的消耗.为了将电源中获取的能量充分利用,需引入循环措施,这就是能量回收(energyrecovery)技术[63].采用能量回收技术的电路中利用交流电压时钟控制,在整个工作过程中交流电压源来回收存存储在节点电容上的能量,达到减小功耗的目的.常用的能量回收电路结构有ECRL,DSCRL,CAL,CTGAL,PAL-2n,Boost-Logic等[63∼65].图9给出了采用能量回收技术的5管SRAM单元[66].在65nm的工艺条件下,该电路相比常规6管SRAM单元可以降低98%的功耗.
6结论
在CMOS器件及其集成电路中,高性能往往意味着将消耗更多的能量,通常高性能与低功耗难以兼得.如何从根本上解决进入纳米尺度后由于MOSFET泄漏加剧、寄生效应严重等引起的功耗限制成为了纳米尺度集成电路的可持续发展亟待解决的问题.目前国际先进的芯片低功耗解决方案大多基于硅基CMOS技术,从系统实现方法、体系架构设计、功耗管理技术、电路结构直至CMOS器件材料、结构与工艺进行多角度、多层次的综合优化和折中,但许多方案只停留在“治标”的层面,难以从
1553
VPCAC
M1
520/65
D1
BL
Write driverDINM2520/65D2BLWLWEPG1360/65PDN165/65QPUP165/65VDDPUP265/65QBRDPDN400/65
Single ended
read amplifierGND
SRAM
图9采用能量回收技术的5管SRAM单元
Figure9Theadiabatic5TSRAM[66][66]
根本上解决集成电路发展中遇到的“功耗限制”问题,一定程度上影响了纳米尺度集成电路的可持续发展.在纳米尺度CMOS器件中虽然提出了诸如高K/金属栅等一些降低器件功耗的方法,但这些技术目前仍不能从根本上解决超低功耗高性能器件技术的难题.新型的超陡亚阈斜率器件和动态阈值器件等低功耗的器件结构和技术,虽然能够降低功耗,但还需要进一步优化一提高性能.从根本上解决功耗问题的方法就是寻找可大规模集成新结构器件,因此如何在CMOS平台上实现超低功耗的高性能器件仍然是亟待解决重要科学问题,需要在新型器件结构、新材料以及器件工艺等方面进行创新和突破.参考文献
1ITRS2011,http://www.itrs.net/Links/2011ITRS/Home2011.htm
2GonzalezR,GordonBM,HorowitzMA.SupplyandthresholdvoltagescalingforlowpowerCMOS.IEEEJSolid-StateCircuits,1997,32:1210–1216
3SegarsS.Lowpowerdesigntechniquesformicroprocessors.In:IEEEISSCCDigTechPapers,2001
4MigitaS,MoritaY,MizubayashiW,etal.PreparationofepitaxialHfO2Film(EOT=0.5nm)onSisubstrateusingatomic-layerdepositionofamorphousfilmandrapidthermalcrystallization(RTC)inanabrupttemperaturegradient.In:IEEETechnicalDigestInternationalElectronDevicesMeeting,SanFrancisco,2010.270–272
5WuL,YewKS,AngDS,etal.Anovelmultidepositionmultiroom-temperatureannealingtechniqueviaultraviolet-ozonetoimprovehigh-K/metal(HfZrO/TiN)gatestackintegrityforagate-lastprocess.In:IEEETechnicalDigestInternationalElectronDevicesMeeting,SanFrancisco,2010.273–275
6RagnarssonL˚A,AdelmannC,HiguchiY,etal.Implementingcubic-phaseHfO2withK-Value30inlow-VTreplace-mentgatepMOSdevicesforimprovedEOT-scalingandreliability.In:SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.27–28
7KwonU,WongK,KrishnanSA,etal.Anovellowresistancegatefillforextremegatelengthscalingat20nmandbeyondforgate-lasthigh-K/metalgateCMOStechnology.In:SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.29–30
8LimKY,LeeH,RyuC,etal.Novelstress-memorization-technology(SMT)forhighelectronmobilityenhancementofgatelasthigh-k/metalgatedevices.In:IEEETechDigInternationalElectronDevicesMeeting,SanFrancisco,2010.229–2311554
9ChengR,DingY,KohSM,etal.Anewlinerstressor(GeTe)featuringstressenhancementduetoverylargephase-changeinducedvolumecontractionforp-channelFinFETs.In:SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.93–94
10LeeCH,NishimuraT,TabataT,etal.GeMOSFETsperformance:impactofgeinterfacepassivation.In:IEEE
TechDigInternationalElectronDevicesMeeting,SanFrancisco,2010.416–419
11TharejaG,LiangJ,ChopraS,etal.HighperformancegermaniumN-MOSFETwithantimonydopantactivation
beyond1×1020cm-3.In:IEEETechDig.InternationalElectronDevicesMeeting,SanFrancisco,2010.245–24812ChenWB,ShieBS,ChinA,etal.Higherkmetal-gate/high-k/Gen-MOSFETswith
annealing.In:IEEETechDig.InternationalElectronDevicesMeeting,SanFrancisco,2010.420–423
13MartensK,FirrincieliA,RooyackersR,etal.Recordlowcontactresistivityton-typeGeforCMOSandmemory
applications.In:IEEETechnicalDigestInternationalElectronDevicesMeeting,SanFrancisco,2010.428–431
14ZhangR,HuangPC,TaokaN,etal.HighmobilityGepMOSFETswith0.7nmultrathinEOTusingHfO2/Al2O3/
GeOx/Gegatestacksfabricatedbyplasmapostoxidation.In:SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.161–162
15IkedaK,OnoM,KosemuraD,etal.High-mobilityandlow-parasiticresistancecharacteristicsinstrainedGenanowire
pMOSFETswithmetalsource/drainstructureformedbydoping-freeprocesses.In:SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.165–166
16DeweyG,Chu-KungB,KotlyarR,etal.III-Vfieldeffecttransistorsforfutureultra-lowpowerapplications.In:
SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.63–64
17GuptaS,VincentB,LinDHC,etal.GeSnchannelnMOSFETs:materialpotentialandtechnologicaloutlook.In:
SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.95–96
18HanG,SuS,WangL,etal.Strainedgermanium-tin(GeSn)N-channelMOSFETsfeaturinglowtemperatureN+/P
junctionformationandGeSnO2interfaciallayer.In:SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.97–98
19GongX,SuS,LiuB,etal.TowardshighperformanceGe1-xSnxandIn0.7Ga0.3AsCMOS:Anovelcommongate
stackfeaturingsub-400◦CSi2H6passivation,singleTaNmetalgate,andsub-1.3nmEOT.In:SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.99–100
20YuanZ,NainaniA,KumarA,etal.InGaSb:SinglechannelsolutionforrealizingIII-VCMOS.In:Symposiumon
VLSITechnologyDigestofTechnicalPapers,Honolulu,2012.184–185
21LiuTJK,JeonJ,NathanaelR,etal.ProspectsforMEMlogicswitchtechnology.In:IEEETechnicalDigest
InternationalElectronDevicesMeeting,SanFrancisco,2010.424–427
22LiuTJK,HutinL,ChenIR,etal.Recentprogressandchallengesforrelaylogicswitchtechnology.In:Symposium
onVLSITechnologyDigest,Honolulu,2012.43–44
23TomiokaK,YoshimuraM,FukuiT.Steep-slopetunnelfield-effecttransistorsusingIII-Vnanowire/Siheterojunction.
In:SymposiumonVLSITechnologyDigestofTechnicalPapers,Honolulu,2012.47–48
24ZhanZ,HuangQQ,HuangR,etal.Atunnel-inducedinjectionfield-effecttransistorwithsteepsubthresholdslope
andhighon-offcurrentratio.ApplPhysLett,2012,100:113512
25LiuTJK,MatheuP,JacobsonZ,etal.Steep-subthreshold-slopedevicesonSOI.In:IEEEInternationalSOI
Conference(SOI),2011.1–3
26KhatamiY,BanerjeeK.Steepsubthresholdslopen-andp-typetunnel-FETdevicesforlow-powerandenergy-efficient
digitalcircuits.IEEETransElectronDevices,2009,56:2752–2761
27SeabaughA.Fundamentalsandcurrentstatusofsteep-slopetunnelfield-effecttransistors.In:Proceedingsofthe
EuropeanSolid-StateDeviceResearchConference(ESSDERC),Helsinki,2011.34–35,
28GandhiR,ChenZX,SinghN,etal.CMOS-compatiblevertical-silicon-nanowiregate-all-aroundp-typetunneling
FETsWith
29SmithJT,DasS,AppenzellerJ.Broken-gaptunnelMOSFET:Aconstant-slopesub-60-mV/decadetransistor.IEEE
ElectronDeviceLett,2011,32:1367–1369
30LiQL,ZhuXX,IoannouD,etal.SteepsubthresholdslopenanowireFETswithgate-inducedSchottky-barrier
tunneling.In:DeviceResearchConference(DRC2009),UniversityPark,2009.113–1141555
31AfzalianA,FlandreD.BreachingthekT/qlimitwithdopantsegregatedSchottkybarrierresonanttunnelingMOS-
FETs:Acomputationnalstudy.In:ProceedingsoftheEuropeanSolid-StateDeviceResearchConference(ESSDERC),Sevilla,2010.376–379
32HuangQQ,ZhanZ,HuangR,etal.Self-depletedT-gateSchottkybarriertunnelingFETwithlowaveragesubthreshold
slopeandhighION/IOFFbygateconfigurationandbarriermodulation.In:IEEETechnicalDigestInternationalElectronDevicesMeeting(IEDM),Washington,2011.16.2.1–16.2.4
33LuisierM,KlimeckG.Performancecomparisonsoftunnelingfield-effecttransistorsmadeofInSb,Carbon,andGaSb-
InAsbrokengapheterostructures.In:IEEETechnicalDigestInternationalElectronDevicesMeeting(IEDM),Balti-more,2009.1–4
34GnaniE,MaioranoP,ReggianiS,etal.Performancelimitsofsuperlattice-basedsteep-slopenanowireFETs.In:
IEEETechnicalDigestInternationalElectronDevicesMeeting(IEDM),Washington,2011.5.1.1–5.1.4
35YohK,CuiZ,KonishiK,etal.AnInAsnanowirespintransistorwithsubthresholdslopeof20mV/dec.In:70th
AnnualDeviceResearchConference(DRC),UniversityPark,2012.79–80
36HwangC,KangC,PedramM.Gatesizingandreplicationtominimizetheeffectsofvirtualgroundparasiticresistances
inMTCMOSdesigns.In:Proc.ISQED,SanJose,2006.741–746
37ChenSH,LinJY.Experiencesoflowpowerdesignimplementationandverification.In:Proc.ASP-DAC,2008.
742–747
38TsengTM,ChaoMCT,LuCP,etal.Power-switchroutingforcoarse-grainMTCMOStechnologies.In:Proc.
ICCAD,SanJose,2009.39–46
39JiaoH,KursunV.GroundbouncingnoiseawarecombinationalMTCMOScircuits.IEEETransCircSystI,Reg
Papers,2010,57:2053–2065
40ChenSH,LinYL,ChaoCT.Power-upsequencecontrolforMTCMOSdesigns.IEEETransVeryLargeScaleIntegr
(VLSI)Syst,2012,PP:1–11
41AssaderaghiF,ParkeS,SinitskyD,etal.AdynamicthresholdvoltageMOSFET(DTMOS)forverylowvoltage
operation.IEEEElectronDeviceLett,1994,15:510–512
42KuoJB,YuanKH,LinSC.Compactthreshold-voltagemodelforshort-channelpartially-depleted(PD)SOIdynamic-
thresholdMOS(DTMOS)devices.IEEETransElectronDevices,2002,49:190–196
43LinWCH.Low-voltageSOICMOSDTMOS/MTCMOScircuittechniquefordesignoptimizationoflow-powerSOC
applications.In:Proc.IEEEISCAS,Paris,2010.3833–3836
44HwangME,RoyK.A135mV0.13Wprocesstolerant6tsubthresholdDTMOSSRAMin90nmtechnology.In:Proc.
IEEECustomIntegratedCircuitsConference,SanJose,2008.419–422
45BryantA,BrownJ,CottrellP,etal.Low-powerCMOSatVdd=4kT/q.In:Proc.DeviceResearchConference,New
York,2001.22–23
46SoelemanH,RoyK.Ultra-lowpowerdigitalsubthresholdlogiccircuits.In:Proc.IEEELowPowerElectronicsand
Design,SanDiego,1999.94–96
47HansonS,SeokM,SylvesterD,etal.NanometerdevicescalinginsubthresholdlogicandSRAM.IEEETransElectron
Devices,2008,55:175–185
48WangA,ChandrakasanAP.A180-mVsubthresholdFFTprocessorusingaminimumenergydesignmethodology.
IEEEJSolid-StateCirc,2005,40:310–319
49LouJH,KuoJB.A1.5-Vfull-swingbootstrappedCMOSlargecapacitive-loaddrivercircuitsuitableforlow-voltage
CMOSVLSI.IEEEJSolid-StateCirc,1997,32:119–121
50GarciaJC,Montiel-NelsonJA,NooshabadiS.Asingle-capacitorbootstrappedpower-efficientCMOSdriver.IEEE
TransCircSystII,ExpBriefs,2006,53:877–881
51KimJW,KongBS.Low-voltagebootstrappedCMOSdriverswithefficientconditionalbootstrapping.IEEETrans
CircSystII,ExpBriefs,2008,55:556–560
52HoY,ChangC,SuC.Designofasubthreshold-supplybootstrappedCMOSinverterbasedonanactiveleakage-current
reductiontechnique.IEEETransCircSystII,ExpBriefs,2012,59:55–59
53HwangME.Supply-voltagescalingclosetothefundamentallimitunderprocessvariationsinnanometertechnologies.
IEEETransElectronDev,2011,58:2808–2813
54DejanM,WangCC,AlarconLP,etal.Ultralow-powerdesigninnear-thresholdregion.ProcIEEE,2010,98:237–2521556
55CalhounBH,BrooksD.Cansubthresholdandnear-thresholdcircuitsGomainstream?IEEEMicro,2010:80–8456AliotoM.UnderstandingDCbehaviorofsubthresholdCMOSlogicthroughclosed-formanalysis.IEEETransCirc
SystI:RegPapers,2010,57:1597–1607
57ChangIJ,ParkSP,RoyK.Exploringasynchronousdesigntechniquesforprocess-tolerantandenergy-efficient
subthresholdoperation.IEEEJSolid-StateCirc,2010,45:401–411
58VitaleSA,KedzierskiJ,HealeyP,etal.Work-function-tunedTiNmetalgateFDSOItransistorsforsubthreshold
operation.IEEETransElectronDev,2011,58:419–426
59KenjaleAT.Implementationandanalysisofpowerclockgenerationmethodforadiabeticcircuits.In:International
ConferenceDevices,CircuitsandSystems(ICDCS),Maharashtra,2012.272–275
60VenkateshS,GowriMT.Powerreductiononclock-treeusingenergyrecoveryandclockgatingtechnique.IntJEng
ResAppl,2012,2:885–892
61SunZ,JinC,SiekL.Lowpowerintegratedcircuitdesignwithstackingtechnique.In:8thInternationalCaribbean
ConferenceDevices,CircuitsandSystems(ICCDCS),Singapore,2012.1–4
62DickinsonAG,DenkerJS.Adiabaticdynamiclogic.IEEEJSolid-StateCirc,1995,30:311–315
63RajapandianS,XuZ,ShepardKL.Energy-efficientlow-voltageoperationofdigitalCMOScircuitsthroughcharge-
recycling.In:SympVLSICircuitsDigestofTechnicalPapers,NewYork,2004.330–333
64KeungK,ManneV,TyagiA.Anovelchargerecyclingdesignschemebasedonadiabaticchargepump.IEEETrans
VeryLargeScaleIntegr(VLSI)Syst,2007,15:733–745
65UlaganathanC,BrittonCL,HollemanJJ,etal.Anovelchargerecyclingapproachtolow-powercircuitdesign.In:
Proceedingsofthe19thInternationalConferenceIntMixedDesignofIntegratedCircuitsandSystems(MIXDES),Knoxville,2012.208–213
66SamsonM,MandavalliS.Adiabatic5TSRAM.In:InternationalSymposiumElectronicSystemDesign(ISED),
Hyderabad,2011.267–272
Ultra-low-powerintegratedcircuittechnology
ZHANGXing∗,DUGang,WANGYuan&LIUXiaoYan
InstituteofMicroelectronics,PekingUniversity,Beijing100871,China
*E-mail:[email protected]
AbstractIntegratedcircuittechnologyfollowsMoore’sLawscalingdowntothenano-scale,andthepowerconsumptionchallengesbecomeabottleneckrestrictingintegratedcircuittechnologydevelopment.Thedevelop-mentofmicroelectronicstechnologyhasenteredthepowerconstraintsera.Powerconsumptionbecomesacriticalissueofintegratedcircuitdesignandmanufactory.Reducingpowerconsumptionmaytaketheplaceofimprovingintegrationandreducingthesizeofthedevice,andbecomesthedrivingforceoffutureintegratedcircuittech-nologydevelopment.Therealizationoflow-powerintegratedcircuitsissystematicengineering.Fromthedeviceleveltocircuitlevelandsystemlevel,poweroptimizationsshouldbetakenintoaccount,andatradeoffbetweenperformanceandpowerconsumptionisneeded.AsCMOStechnologyscalingdowntonano-scale,theeffectsofleakagecurrentandparasiticsofMOSFETbecomeseriousissues.Manytraditionallow-powertechnologiesbecomea“stopgap”solution,andaredifficulttofundamentallysolvetheproblemofthepowerconstraintsen-counteredinthedevelopmentofintegratedcircuits.Moreover,thepowerconstraintshaveaffectedthesustainabledevelopmentofnano-scaleintegratedcircuits.Inthispaper,basedonin-depthanalysisofallaspectsaffectingthepowerconsumptionofintegratedcircuits,thetechnology,thedevicestructureanddesignmethodsfortheultra-low-powerintegratedcircuitapplicationareintroduced.
Keywordsmicroelectronicsdevice,integratedcircuitdesign,integratedcircuittechnology,poweranalysis,low-powerintegratedcircuit1557
ZHANGXingwasborninShandong
in1965.HereceivedtheB.S.degreein
physicsfromNanjingUniversity,Nan-
jing,in1986,theM.S.andPh.D.de-
greeinmicroelectronicsfromShaanxi
MicroelectronicsInstitute,Shaanxi,in
1989and1993,respectively.Heis
currentlyaProfessorintheInstitute
ofMicroelectronics,PekingUniversity,
Beijing.Hiscurrentresearchinterests
includethephysicsandnewstructuresofnano-scaledMOS
devices,CMOSICdesignandprocesstechnology.
WANGYuanreceivedPh.D.degree
inmicroelectronicsfromPekingUni-
versity,Beijingin2006.In2006,he
joinedtheInstituteofMicroelectron-
ics,PekingUniversity.In2008hewas
promotedasanAssociateProfessor.
Hiscurrentresearchinterestsinclude
SOC,IPdesign,mixed-signalcircuit
design,integratedcircuitreliabilityand
ESDprotection.DUGangreceivedtheB.S.degreeandPh.D.degreeinmicroelectron-icsfromPekingUniversity,Beijing,in1998and2002respectively.In2003,hejoinedtheInstituteofMicroelectronics,PekingUniversity,asaPostdoctoralFellow.In2012hewaspromotedasaProfessor.Hiscurrentresearchin-terestsincludeMonteCarlosimulationmethodfornanoscaledevices,carrierquasi-ballistictransporteffect,MOSFETcompactmodelpa-rameterextractionandnovelstructureMOSFETmodeling.LIUXiaoYanreceivedtheB.S.,M.S.,andPh.D.degreesinmicroelectron-icsfromPekingUniversity,Beijing,in1988,1991,and2001,respectively.In1991,shejoinedPekingUniversitytoworkonTFTAMLCDanddriverICsfordisplay.From1995to1996,shewasaResearchAssistantwiththeDe-partmentofElectricalandElectronicEngineering,TheHongKongUniversityofScienceandTech-
nology,Kowloon,HongKong,wheresheworkedonICdrivers
forLCDdisplay.SheiscurrentlyaProfessorwithInstitute
ofMicroelectronics,PekingUniversity.Herresearchinter-
estsincludenanoscaledevicephysics,devicesimulation,and
nanoscaledevicemodeling.1558